WEKO3
アイテム
Low Power Circuit Design Methodology with Layout Dependent Effect-aware Leakage Current Reduction
https://kitakyu.repo.nii.ac.jp/records/439
https://kitakyu.repo.nii.ac.jp/records/439b795be78-ecaf-4cc2-9550-abf6b8d8794a
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
|
| Item type | 学位論文 / Thesis or Dissertation(1) | |||||
|---|---|---|---|---|---|---|
| 公開日 | 2015-04-28 | |||||
| タイトル | ||||||
| タイトル | Low Power Circuit Design Methodology with Layout Dependent Effect-aware Leakage Current Reduction | |||||
| 言語 | en | |||||
| 言語 | ||||||
| 言語 | eng | |||||
| キーワード | ||||||
| 言語 | en | |||||
| 主題Scheme | Other | |||||
| 主題 | leakage current reduction | |||||
| キーワード | ||||||
| 言語 | en | |||||
| 主題Scheme | Other | |||||
| 主題 | layout dependent effect | |||||
| キーワード | ||||||
| 言語 | en | |||||
| 主題Scheme | Other | |||||
| 主題 | low-power SAR-ADC | |||||
| 資源タイプ | ||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_db06 | |||||
| 資源タイプ | doctoral thesis | |||||
| アクセス権 | ||||||
| アクセス権 | open access | |||||
| アクセス権URI | http://purl.org/coar/access_right/c_abf2 | |||||
| その他(別言語等)のタイトル | ||||||
| その他のタイトル | レイアウト依存効果を考慮したリーク電流削減を伴う低消費電力設計手法 | |||||
| 言語 | ja | |||||
| 著者 |
チン, イサオ
× チン, イサオ |
|||||
| 著者別名 | ||||||
| 識別子Scheme | WEKO | |||||
| 識別子 | 506 | |||||
| 姓名 | 陳, 功 | |||||
| 抄録 | ||||||
| 内容記述タイプ | Abstract | |||||
| 内容記述 | 本研究は、65nm以降の半導体微細製造プロセスにおける集積回路において、電力消費の支配的な要因の一つとなる漏れ(リーク)電流を低減する手法を提案している。 | |||||
| 学位名 | ||||||
| 学位名 | 博士(工学) | |||||
| 学位授与機関 | ||||||
| 学位授与機関識別子Scheme | kakenhi | |||||
| 学位授与機関識別子 | 27101 | |||||
| 学位授与機関名 | 北九州市立大学 | |||||
| 学位授与年月日 | ||||||
| 学位授与年月日 | 2015-03-26 | |||||
| 学位授与番号 | ||||||
| 学位授与番号 | 甲第82号 | |||||
| 著者版フラグ | ||||||
| 出版タイプ | VoR | |||||
| 出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 | |||||